•  

             多通道雷達信號實時采集處理系統


    采用“母板+子板”結構,母板基于高速PCI總線、大容量高性能可編程邏輯器件(FPGA)和高速浮點運算DSP芯片,為高速數字信號處理或數據處理提供靈活、開放的通用硬件平臺,在數據擴展接口上背載各類子板,可應用于數字化接收機、雷達及通信信號處理、軟件無線電等領域。

    系統特點


    多通道信號采集子板,ADC位數為12位,采樣頻率可達500MHz。

    通過FPGA設計和DSP編程,可實現對雷達脈沖信號的采集、存儲和參數測量,輸出脈沖描述字。

    提供FPGA、DSP等二次開發支持

    主要技術參數


    兩片Vitex5系列FPGA,可選配的型號包括:XC5VSX95T、XC5VLX110T、XC5VLX155T、XC5VFX70TXC5VFX100T;

    一片TS201浮點DSP,主頻為600MHz;

    4個數據擴展插槽,各有32通道的LVDS/LVPECL差分總線或64通道的LVCMOS/LVTTL總線;DSP擴展插槽具有40通道的LVDS/LVPECL差分總線或80通道的LVCMOS/LVTTL總線;LVDS/LVPECL差分總線傳輸速率可達500MHz。

    時鐘頻率1.6GHz;頻率穩定度±5ppm;

    板上存儲量:512M字節或1G字節;

    可兼容32位和64CPCI總線,持續傳輸速度可達170M字節/秒;

    具有一個外接時鐘通道,可外接10MHz的參考時鐘源或直接饋入1.6GHz以下時鐘源;

    具有LVTTLLVDS各一個外部同步觸發通道。

    應用領域


    比幅、干涉儀、陣列測向系統

    無線電頻譜監測

    雷達告警

    電子情報偵察系統

    亚洲精品在线观看免费-精品久久久久久久久久久换人妻-亚洲国产精品一区二区久久-国产中文字幕免费不卡